微信扫一扫,移动浏览光盘
简介
本书主要涉及ISE Design Suite中有关DSP、嵌入式处理和高速传输方面的内容,共分为7章:第1章主要介绍了System Generator的使用方法,包括软硬件协同设计和硬件协仿真等先进技术;第2章详细介绍了AccelDSP综合工具的使用方法,从功能上讲,AccelDSP可提供更高的设计效率,具备更广的使用范围;第3章给出了数字下变频的开发实例,分别通过System Generator和AccelDSP工具来实现,展示了DSP开发平台的强大生产力。第4章详细介绍了嵌入式开发平台EDK的使用,包括硬件平台开发工具XPS和软件开发工具SDK。第5章给出了基于EDK的以太网开发实例,给出了以太网接口芯片DM9000的驱动和以太网接口的应用程序。第6章介绍了高速数据连接技术,重点介绍了Virtex 2 Pro Rocket I/O和Virtex 5 GTP模块的内部结构。第7章给出了两个高速接口开发实例,是初学者入门的最佳途径。本书的附带光盘包含了ISE Design Suite10.1完整的Web版软件和本书所有工程例子的完整工程文件,读者可将其复制到本地硬盘上直接运行。
目录
第1章 DSP设计工具System Generator/1
1.1 System Generator概述/1
1.1.1 System Generator的主要用途/1
1.1.2 System Generator 10.1的安装与主要特征/2
1.1.3 System Generator入门介绍/4
1.2 利用System Generator进行DSP设计/8
1.2.1 System Generator的FPGA开发流程/8
1.2.2 系统级建模详解/11
1.2.3 Sysgen导入另一工程/20
1.2.4 可配置子系统的使用/24
1.2.5 多时钟模块的Sysgen设计/26
1.2.6 Sysgen中特殊模块的使用说明/30
1.2.7 高性能FPGA设计的注意事项/44
1.3 软硬件协同设计/45
1.3.1 3种实现方法概述/45
1.3.2 EDK设计中基本概念/45
1.3.3 如何使用EDK Processor模块/49
1.3.4 嵌入式设计样例/51
1.4 硬件协同仿真/59
1.4.1 硬件协同仿真平台的安装/60
1.4.2 硬件协同仿真的基本操作/60
1.4.3 以太网协同仿真接口的配置/65
1.4.4 共享存储器/66
1.4.5 基于帧结构的矢量传输/71
1.4.6 实时信号处理/78
1.5 HDL模块的导入/83
1.5.1 可综合的HDL代码要求/83
1.5.2 Configuration Wizard的配置/84
1.5.3 可配置M文件/84
1.5.4 HDL协同仿真/87
1.5.5 HDL模块导入样例/88
1.6 本章小节/94
第2章 AccelDSP综合工具/95
2.1 AccelDSP概述/95
2.1.1 AccelDSP的安装及参数设置/95
2.1.2 AccelDSP 10.1新特性/97
2.2 可综合M文件编程规范/97
2.2.1 M文件整体设计架构/98
2.2.2 数据类型简介/99
2.2.3 基本操作符介绍/102
2.3 使用AccelDSP进行系统设计/106
2.3.1 AccelDSP的ISE设计流程/106
2.3.2 创建一个工程/108
2.3.3 定点模型详解/110
2.3.4 优化硬件架构/121
2.3.5 硬件接口协议/126
2.3.6 FIR滤波器样例/127
2.4 AccelWare应用介绍/133
2.4.1 AccelWare基本用法/133
2.4.2 AccelWare库/137
2.5 本章小节/142
第3章 数字信号处理系统开发实例/143
3.1 实例介绍/143
3.1.1 中频信号处理单元结构/143
3.1.2 系统设计要求/145
3.2 System Generator实现/146
3.2.1 设计方案/146
3.2.2 工程模块介绍/148
3.2.3 实例仿真验证/156
3.3 AccelDSP实现/161
3.3.1 设计方案/161
3.3.2 AccelDSP实现详解/162
3.3.3 实例仿真验证/169
3.4 本章小节/176
第4章 基于FPGA的可编程嵌入式开发技术/177
4.1 可配置嵌入式系统(EDK)介绍/177
4.1.1 基于FPGA的可编程嵌入式开发系统/177
4.1.2 Xilinx公司的解决方案/178
4.1.3 EDK 10.1特征小结/178
4.2 Xilinx嵌入式开发系统组成介绍/179
4.2.1 片内微处理器软核MicroBlaze/179
4.2.2 片内微处理器PowerPC/182
4.2.3 常用总线结构/185
4.2.4 IP核以及设备驱动/190
4.2.5 系统设计方案/195
4……
1.1 System Generator概述/1
1.1.1 System Generator的主要用途/1
1.1.2 System Generator 10.1的安装与主要特征/2
1.1.3 System Generator入门介绍/4
1.2 利用System Generator进行DSP设计/8
1.2.1 System Generator的FPGA开发流程/8
1.2.2 系统级建模详解/11
1.2.3 Sysgen导入另一工程/20
1.2.4 可配置子系统的使用/24
1.2.5 多时钟模块的Sysgen设计/26
1.2.6 Sysgen中特殊模块的使用说明/30
1.2.7 高性能FPGA设计的注意事项/44
1.3 软硬件协同设计/45
1.3.1 3种实现方法概述/45
1.3.2 EDK设计中基本概念/45
1.3.3 如何使用EDK Processor模块/49
1.3.4 嵌入式设计样例/51
1.4 硬件协同仿真/59
1.4.1 硬件协同仿真平台的安装/60
1.4.2 硬件协同仿真的基本操作/60
1.4.3 以太网协同仿真接口的配置/65
1.4.4 共享存储器/66
1.4.5 基于帧结构的矢量传输/71
1.4.6 实时信号处理/78
1.5 HDL模块的导入/83
1.5.1 可综合的HDL代码要求/83
1.5.2 Configuration Wizard的配置/84
1.5.3 可配置M文件/84
1.5.4 HDL协同仿真/87
1.5.5 HDL模块导入样例/88
1.6 本章小节/94
第2章 AccelDSP综合工具/95
2.1 AccelDSP概述/95
2.1.1 AccelDSP的安装及参数设置/95
2.1.2 AccelDSP 10.1新特性/97
2.2 可综合M文件编程规范/97
2.2.1 M文件整体设计架构/98
2.2.2 数据类型简介/99
2.2.3 基本操作符介绍/102
2.3 使用AccelDSP进行系统设计/106
2.3.1 AccelDSP的ISE设计流程/106
2.3.2 创建一个工程/108
2.3.3 定点模型详解/110
2.3.4 优化硬件架构/121
2.3.5 硬件接口协议/126
2.3.6 FIR滤波器样例/127
2.4 AccelWare应用介绍/133
2.4.1 AccelWare基本用法/133
2.4.2 AccelWare库/137
2.5 本章小节/142
第3章 数字信号处理系统开发实例/143
3.1 实例介绍/143
3.1.1 中频信号处理单元结构/143
3.1.2 系统设计要求/145
3.2 System Generator实现/146
3.2.1 设计方案/146
3.2.2 工程模块介绍/148
3.2.3 实例仿真验证/156
3.3 AccelDSP实现/161
3.3.1 设计方案/161
3.3.2 AccelDSP实现详解/162
3.3.3 实例仿真验证/169
3.4 本章小节/176
第4章 基于FPGA的可编程嵌入式开发技术/177
4.1 可配置嵌入式系统(EDK)介绍/177
4.1.1 基于FPGA的可编程嵌入式开发系统/177
4.1.2 Xilinx公司的解决方案/178
4.1.3 EDK 10.1特征小结/178
4.2 Xilinx嵌入式开发系统组成介绍/179
4.2.1 片内微处理器软核MicroBlaze/179
4.2.2 片内微处理器PowerPC/182
4.2.3 常用总线结构/185
4.2.4 IP核以及设备驱动/190
4.2.5 系统设计方案/195
4……
Xilinx ISE design Suite 10.x FPGA开发指南,DSP、嵌入式与高速传输篇
光盘服务联系方式: 020-38250260 客服QQ:4006604884
云图客服:
用户发送的提问,这种方式就需要有位在线客服来回答用户的问题,这种 就属于对话式的,问题是这种提问是否需要用户登录才能提问
Video Player
×
Audio Player
×
pdf Player
×
亲爱的云图用户,
光盘内的文件都可以直接点击浏览哦
无需下载,在线查阅资料!