微信扫一扫,移动浏览光盘
简介
本书围绕数字系统设计,全面介绍了数字电路的基本概念和基本原理
。在介绍传统分析、设计方法的同时,详细地介绍了在数字电路设计中普
遍使用的硬件描述语言VHDL,并给出大量典型或实用的例题。本书内容主
要包括:数字逻辑基础、逻辑门电路、硬件描述语言VHDL基础、组合逻辑
电路、触发器、时序逻辑电路、半导体存储器、可编程逻辑器件、数字系
统设计等。
本书可作为计算机类、电子类、自动化类等有关专业的本科生教材或
教学参考书,也可供有关专业的工程技术人员参考。
目录
目录
第1章 数字逻辑基础
1.1 数制
1.1.1 十进制数
1.1.2 二进制数
1.1.3 八进制数和十六进制数
1.1.4 数制间的转换
1.2 常用编码
1.2.1 十进制编码
1.2.2 循环码
1.2.3 ASCII码
1.2.4 奇偶校验码
1.3 二进制数的运算
1.3.1 二进制数的表示方法
1.3.2 二进制数的加法及减法运算
1.4 逻辑代数基础
1.4.1 逻辑变量和逻辑函数
1.4.2 基本逻辑运算及基本逻辑门
1.4.3 逻辑代数的基本公式和常用公式
1.4.4 逻辑函数的表示方法
1.4.5 逻辑函数的化简方法
本章小结
习题
第2章 逻辑门电路
2.1 基本逻辑门电路
2.1.1 二极管的开关特性
2.1.2 二极管与门
2.1.3 二极管或门
2.1.4 三极管的开关特性
2.1.5 三极管非门电路
2.2 TTL逻辑门电路
2.2.1 TTL与非门的基本结构和工作原理
2.2.2 TTL与非门的电压传输特性及抗干扰能力
2.2.3 TTL与非门的输入特性、输出特性和带负载能力
2.2.4 TTL与非门的动态特性
2.2.5 TTL与非门的主要性能参数
2.2.6 其他类型的TTL门电路
2.2.7 TTL集成逻辑门电路系列简介
2.3 CMOS门电路
2.3.1 CMOS反相器
2.3.2 CMOS与非门
2.3.3 CMOS或非门
2.3.4 CMOS三态门
2.3.5 CMOS传输门
2.3.6 CMOS集成电路的各种系列
2.3.7 低电压CMOS系列
2.4 TTL电路与CMOS电路的接口
2.4.1 TTL电路驱动CMOS电路
2.4.2 CMOS电路驱动TTL电路
2.4.3 逻辑门多余输入端的处理
2.5 ECL电路
2.5.1 基本ECL门电路
2.5.2 ECL电路与其他门电路的接口
本章小结
习题
第3章 硬件描述语言VHDL基础
3.1 硬件描述语言概述
3.2 VHDL语言程序结构
3.2.1 实体说明
3.2.2 结构体
3.2.3 包集合、库及配置
3.3 VHDL常用语句
3.3.1 并行语句
3.3.2 顺序语句
3.4 VHDL语法基础
3.4.1 标识符和保留字
3.4.2 数据对象
3.4.3 数据类型
3.4.4 数据类型的转换
3.4.5 运算操作符
本章小结
习题
第4章 组合逻辑电路
4.1 组合逻辑电路特点
4.2 小规模集成电路构成的组合电路的分析与设计
4.2.1 分析方法
4.2.2 设计方法
4.3 编码器
4.3.1 二进制编码器
4.3.2 二进制优先编码器
4.3.3 二十进制优先编码器
4.4 译码器
4.4.1 二进制译码器
4.4.2 二十进制译码器
4.4.3 半导体数码管和七段字形译码器
4.5 数据分配器与数据选择器
4.5.1 数据分配器
4.5.2 数据选择器
4.6 数值比较电路
4.7 算术运算电路
4.7.1 二进制加法运算
4.7.2 二进制减法运算
4.7.3 二进制乘法运算
4.7.4 算术逻辑单元
4.8 奇偶校验电路
4.8.1 奇偶校验的基本原理
4.8.2 中规模集成奇偶发生器/校验器
4.9 中规模集成电路构成的组合电路的分析与设计
4.9.1 中规模集成电路构成的组合电路的分析
4.9.2 中规模集成电路构成的组合电路的设计
4.10 组合逻辑电路的竞争-冒险
4.10.1 竞争-冒险的产生
4.10.2 竞争-冒险的判断
4.10.3 竞争-冒险的消除
本章小结
习题
第5章 触发器
5.1 基本触发器
5.1.1 基本RS触发器
5.1.2 RS触发器
5.1.3 D触发器
5.1.4 JK触发器
5.1.5 不同结构触发器性能比较
5.2 触发器逻辑功能描述及相互转换
5.2.1 触发器逻辑功能的描述方法
5.2.2 触发器逻辑功能相互转换
5.3 集成触发器
5.3.1 TTL集成触发器
5.3.2 CMOS集成触发器
本章小结
习题
第6章 时序逻辑电路
6.1 时序逻辑电路的特点和表示方法
6.1.1 时序逻辑电路的特点
6.1.2 时序逻辑电路的表示方法
6.2 基于触发器的时序逻辑电路的分析
6.3 基于触发器的时序逻辑电路的设计
6.4 寄存器
6.4.1 D触发器构成的寄存器
6.4.2 D锁存器构成的寄存器
6.4.3 移位寄存器
6.5 计数器
6.5.1 计数器分类
6.5.2 同步集成计数器
6.5.3 异步集成计数器
6.5.4 用中规模集成计数器构成任意进制计数器
6.5.5 移位寄存器型计数器
6.6 顺序脉冲发生器
6.7 基于MSI时序逻辑电路的分析与设计
6.7.1 时序逻辑电路的分析
6.7.2 时序逻辑电路的设计
本章小结
习题
第7章 半导体存储器
7.1 概述
7.1.1 半导体存储器分类
7.1.2 半导体存储器技术指标
7.2 只读存储器
7.2.1 掩模只读存储器
7.2.2 可编程只读存储器(PROM)
7.2.3 可擦可编程只读存储器(EPROM)
7.2.4 快闪存储器
7.3 随机存取存储器
7.3.1 静态随机存储器(SRAM)
7.3.2 动态随机存储器(DRAM)
7.4 存储器容量的扩展
7.4.1 位扩展
7.4.2 字扩展
本章小结
习题
第8章 可编程逻辑器件基础
8.1 可编程逻辑器件概述
8.1.1 PLD的分类
8.1.2 PLD的开发流程
8.1.3 PLD的逻辑表示
8.2 通用矩阵逻辑GAL
8.2.1 GAL的结构及其工作原理
8.2.2 GAL的编程
8.3 复杂可编程逻辑器件CPLD
8.3.1 AteraMAX7000系列CPLD简介
8.3.2 EPM7128S
8.4 现场可编程门矩阵FPGA
8.4.1 Altera公司的FLEX10K系列器件的技术性能简介
8.4.2 FLEX10K系列器件的内部结构
8.4.3 FLEX10K系列器件的配置模式
8.5 FPGA和CPLD的开发应用选择
本章小结
习题
第9章 数字系统设计基础
9.1 数字系统概述
9.1.1 数字系统的基本概念
9.1.2 数字系统设计的一般过程
9.2 十字路口交通灯控制系统设计
9.2.1 系统功能与使用要求
9.2.2 总体方案设计
9.2.3 基于逻辑部件的系统设计与实现
9.2.4 基于VHDL的系统设计与实现
9.3 8位模型计算机设计
9.3.1 模型计算机系统功能
9.3.2 基于逻辑部件的系统设计
9.3.3 基于逻辑部件的模型计算机实现
9.3.4 基于VHDL的系统设计与实现
本章小结
习题
附录A 常用逻辑符号对照表
附录B 常用集成电路引脚图
参考文献
`!3x
第1章 数字逻辑基础
1.1 数制
1.1.1 十进制数
1.1.2 二进制数
1.1.3 八进制数和十六进制数
1.1.4 数制间的转换
1.2 常用编码
1.2.1 十进制编码
1.2.2 循环码
1.2.3 ASCII码
1.2.4 奇偶校验码
1.3 二进制数的运算
1.3.1 二进制数的表示方法
1.3.2 二进制数的加法及减法运算
1.4 逻辑代数基础
1.4.1 逻辑变量和逻辑函数
1.4.2 基本逻辑运算及基本逻辑门
1.4.3 逻辑代数的基本公式和常用公式
1.4.4 逻辑函数的表示方法
1.4.5 逻辑函数的化简方法
本章小结
习题
第2章 逻辑门电路
2.1 基本逻辑门电路
2.1.1 二极管的开关特性
2.1.2 二极管与门
2.1.3 二极管或门
2.1.4 三极管的开关特性
2.1.5 三极管非门电路
2.2 TTL逻辑门电路
2.2.1 TTL与非门的基本结构和工作原理
2.2.2 TTL与非门的电压传输特性及抗干扰能力
2.2.3 TTL与非门的输入特性、输出特性和带负载能力
2.2.4 TTL与非门的动态特性
2.2.5 TTL与非门的主要性能参数
2.2.6 其他类型的TTL门电路
2.2.7 TTL集成逻辑门电路系列简介
2.3 CMOS门电路
2.3.1 CMOS反相器
2.3.2 CMOS与非门
2.3.3 CMOS或非门
2.3.4 CMOS三态门
2.3.5 CMOS传输门
2.3.6 CMOS集成电路的各种系列
2.3.7 低电压CMOS系列
2.4 TTL电路与CMOS电路的接口
2.4.1 TTL电路驱动CMOS电路
2.4.2 CMOS电路驱动TTL电路
2.4.3 逻辑门多余输入端的处理
2.5 ECL电路
2.5.1 基本ECL门电路
2.5.2 ECL电路与其他门电路的接口
本章小结
习题
第3章 硬件描述语言VHDL基础
3.1 硬件描述语言概述
3.2 VHDL语言程序结构
3.2.1 实体说明
3.2.2 结构体
3.2.3 包集合、库及配置
3.3 VHDL常用语句
3.3.1 并行语句
3.3.2 顺序语句
3.4 VHDL语法基础
3.4.1 标识符和保留字
3.4.2 数据对象
3.4.3 数据类型
3.4.4 数据类型的转换
3.4.5 运算操作符
本章小结
习题
第4章 组合逻辑电路
4.1 组合逻辑电路特点
4.2 小规模集成电路构成的组合电路的分析与设计
4.2.1 分析方法
4.2.2 设计方法
4.3 编码器
4.3.1 二进制编码器
4.3.2 二进制优先编码器
4.3.3 二十进制优先编码器
4.4 译码器
4.4.1 二进制译码器
4.4.2 二十进制译码器
4.4.3 半导体数码管和七段字形译码器
4.5 数据分配器与数据选择器
4.5.1 数据分配器
4.5.2 数据选择器
4.6 数值比较电路
4.7 算术运算电路
4.7.1 二进制加法运算
4.7.2 二进制减法运算
4.7.3 二进制乘法运算
4.7.4 算术逻辑单元
4.8 奇偶校验电路
4.8.1 奇偶校验的基本原理
4.8.2 中规模集成奇偶发生器/校验器
4.9 中规模集成电路构成的组合电路的分析与设计
4.9.1 中规模集成电路构成的组合电路的分析
4.9.2 中规模集成电路构成的组合电路的设计
4.10 组合逻辑电路的竞争-冒险
4.10.1 竞争-冒险的产生
4.10.2 竞争-冒险的判断
4.10.3 竞争-冒险的消除
本章小结
习题
第5章 触发器
5.1 基本触发器
5.1.1 基本RS触发器
5.1.2 RS触发器
5.1.3 D触发器
5.1.4 JK触发器
5.1.5 不同结构触发器性能比较
5.2 触发器逻辑功能描述及相互转换
5.2.1 触发器逻辑功能的描述方法
5.2.2 触发器逻辑功能相互转换
5.3 集成触发器
5.3.1 TTL集成触发器
5.3.2 CMOS集成触发器
本章小结
习题
第6章 时序逻辑电路
6.1 时序逻辑电路的特点和表示方法
6.1.1 时序逻辑电路的特点
6.1.2 时序逻辑电路的表示方法
6.2 基于触发器的时序逻辑电路的分析
6.3 基于触发器的时序逻辑电路的设计
6.4 寄存器
6.4.1 D触发器构成的寄存器
6.4.2 D锁存器构成的寄存器
6.4.3 移位寄存器
6.5 计数器
6.5.1 计数器分类
6.5.2 同步集成计数器
6.5.3 异步集成计数器
6.5.4 用中规模集成计数器构成任意进制计数器
6.5.5 移位寄存器型计数器
6.6 顺序脉冲发生器
6.7 基于MSI时序逻辑电路的分析与设计
6.7.1 时序逻辑电路的分析
6.7.2 时序逻辑电路的设计
本章小结
习题
第7章 半导体存储器
7.1 概述
7.1.1 半导体存储器分类
7.1.2 半导体存储器技术指标
7.2 只读存储器
7.2.1 掩模只读存储器
7.2.2 可编程只读存储器(PROM)
7.2.3 可擦可编程只读存储器(EPROM)
7.2.4 快闪存储器
7.3 随机存取存储器
7.3.1 静态随机存储器(SRAM)
7.3.2 动态随机存储器(DRAM)
7.4 存储器容量的扩展
7.4.1 位扩展
7.4.2 字扩展
本章小结
习题
第8章 可编程逻辑器件基础
8.1 可编程逻辑器件概述
8.1.1 PLD的分类
8.1.2 PLD的开发流程
8.1.3 PLD的逻辑表示
8.2 通用矩阵逻辑GAL
8.2.1 GAL的结构及其工作原理
8.2.2 GAL的编程
8.3 复杂可编程逻辑器件CPLD
8.3.1 AteraMAX7000系列CPLD简介
8.3.2 EPM7128S
8.4 现场可编程门矩阵FPGA
8.4.1 Altera公司的FLEX10K系列器件的技术性能简介
8.4.2 FLEX10K系列器件的内部结构
8.4.3 FLEX10K系列器件的配置模式
8.5 FPGA和CPLD的开发应用选择
本章小结
习题
第9章 数字系统设计基础
9.1 数字系统概述
9.1.1 数字系统的基本概念
9.1.2 数字系统设计的一般过程
9.2 十字路口交通灯控制系统设计
9.2.1 系统功能与使用要求
9.2.2 总体方案设计
9.2.3 基于逻辑部件的系统设计与实现
9.2.4 基于VHDL的系统设计与实现
9.3 8位模型计算机设计
9.3.1 模型计算机系统功能
9.3.2 基于逻辑部件的系统设计
9.3.3 基于逻辑部件的模型计算机实现
9.3.4 基于VHDL的系统设计与实现
本章小结
习题
附录A 常用逻辑符号对照表
附录B 常用集成电路引脚图
参考文献
`!3x
逻辑与数字系统设计
光盘服务联系方式: 020-38250260 客服QQ:4006604884
云图客服:
用户发送的提问,这种方式就需要有位在线客服来回答用户的问题,这种 就属于对话式的,问题是这种提问是否需要用户登录才能提问
Video Player
×
Audio Player
×
pdf Player
×