微信扫一扫,移动浏览光盘
简介
鏈涔︽槸鏍规嵁鍏ㄥ浗楂樼瓑鏁欒偛鑷瀛﹁冭瘯濮斿憳浼氱數绫讳笓涓氬斿憳浼氭彁鍑虹殑鏁欏﹁佹眰鍜屽箍涓滅渷鑷瀛﹁冭瘯濮斿憳浼氣溾樿剦鍐蹭笌鏁板瓧鐢佃矾鈥欒嚜瀛﹁冭瘯澶х翰鈥濈紪鍐欑殑銆備富瑕佸唴瀹规湁:鏁板埗涓庣紪鐮併侀昏緫鍑芥暟鍙婂叾鍖栫畝銆侀昏緫闂ㄧ數璺銆佺粍鍚堥昏緫鐢佃矾銆佹椂搴忛昏緫鐢佃矾銆侀泦鎴愯е鍙戝櫒銆佽剦鍐蹭俊鍙风殑浜х敓涓庢暣褰銆佸ぇ瑙勬ā闆嗘垚鐢佃矾銆丄dc鍜孌ac绛夈備功涓鏈夎緝澶氫緥棰樸佷範棰橈紝鍚勭珷鍧囬檮鏈夊皬缁擄紝鏈夊埄浜庤嚜瀛︺?
鏈涔﹀彲浣滀负鐢电被涓撲笟鑷瀛﹁冭瘯鎴栨櫘閫氫笓绉戞暀瀛︾敤涔︼紝涔熷彲渚涙湁鍏崇殑绉戞妧浜哄憳鍙傝冦?
目录
1 数字电路基础
1.1 数制和码制
1.1.1 常用数制及其相互转换
1.1.2 码制
1.2 逻辑代数基础
1.2.1 逻辑代数的3种基本运算
1.2.2 逻辑代数的公式和基本法则
1.2.3 逻辑代数的基本规则
1.3 逻辑函数的化简
1.3.1 逻辑函数的最简形式
1.3.2 逻辑函数的公式化简法
1.3.3 用卡诺图化简逻辑函数
1.4 具有无关项的逻辑函数及其化简方法
第1章小结
习题
2 逻辑门电路
2.1 分立元件门电路
2.1.1 半导体二极管和三极管的开关特性
2.1.2 分立元件门电路
2.2 CMOS集成门电路
2.2.1 CMOS反相器
2.2.2 CMOS与非门和或非门
2.2.3 CMOS传输门和双向模拟开关
2.2.4 CMOS三态门
2.2.5 CMOS异或门
2.2.6 CMOS电路的系列产品和使用方法
2.3 TTL集成门电路
2.3.1 TTL反相器
2.3.2 TTL与非门和集电极开路门(OC门)
2.3.3 TTL电路的改进系列及其他双极性门电路
2.4 CMOS和TTL门电路的性能比较及相互连接
2.4.1 CMOS和TTL门电路的性能比较
2.4.2 CMOS和TTL门电路的连接
第2章小结
习题
3 组合逻辑电路
3.1 组合电路的分析方法和设计方法
3.1.1 组合电路的分析方法
3.1.2 组合逻辑电路的一般设计方法
3.2 编码器和译码器
3.2.1 编码器
3.2.2 译码器
3.3 数据选择器
3.4 加法器和数值比较器
3.4.1 加法器
3.4.2 数值比较器
3.5 用中规模集成电路实现组合电路的设计
3.5.1 数据选择器的应用
3.5.2 译码器的应用
3.5.3 全加器的应用
3.6 组合逻辑电路中的竞争冒险现象
第3章小结
习题
4 集成触发器
4.1 基本RS触发器
4.1.1 用门电路构成的基本RS触发器
4.1.2 集成基本RS触发器
4.2 时钟触发器
4.2.1 脉冲触发的时钟触发器
4.2.2 边沿触发的时钟触发器
4.3 触发器逻辑功能的分类
4.3.1 RS触发器的逻辑功能及其表示方法
4.3.2 JK触发器的逻辑功能及其表示方法
4.3.3 D触发器的逻辑功能及其表示方法
4.3.4 T触发器的逻辑功能及其表示方法
4.3.5 触发器逻辑功能的转换
4.4 触发器的选择和使用
第4章小结
习题
5 时序逻辑电路
5.1 时序电路的分析
5.2 寄存器和移位寄存器
5.2.1 寄存器
5.2.2 移位寄存器
5.2.3 移位寄存器的应用举例
5.3 计数器
5.3.1 N步二进制计数器
5.3.2 N步十进制计数器
5.3.3 异步计数器
5.3.4 用MSI构成任意进制计数器
5.4 时序逻辑电路的设计方法
5.4.1 用SSI实现同步时序逻辑电路
5.4.2 MSI构成时序逻辑电路实例
第5章小结
习题
6 脉冲信号的产生与整形
6.1 脉冲信号
6.2 单稳态触发器
6.2.1 微分型单稳态触发器
6.2.2 积分型单稳态触发器
6.2.3 集成单稳态触发器
6.2.4 单稳态触发器的应用
6.3 多谐振荡器
6.3.1 用门电路组成的多谐振荡器
6.3.2 石英晶体多谐振荡器
6.3.3 环形振荡器
6.4 施密特触发器
6.4.1 施密特触发器的工作原理
6.4.2 施密特触发器的应用
6.5 555定时器
6.5.1 555定时器的结构与功能
6.5.2 555定时器的应用
第6章小结
习题
7 大规模集成电路
7.1 随机存取存储器(RAM)
7.1.1 RAM的结构与工作原理
7.1.2 RAM的扩展
7.2 只读存储器(ROM)
7.2.1 固定ROM
7.2.2 PROM和EPROM
7.2.3 用ROM实现组合逻辑函数
7.3 顺序存储器(SAM)
7.4 半定制集成电路
7.5 可编程逻辑器件(PLD)
7.5.1 PLD电路表示法
7.5.2 可编程逻辑阵列(PLA)
7.5.3 可编程阵列逻辑(PAL)
7.5.4 通用阵列逻辑(GAL)
7.5.5 PLD器件的开发工具
第7章小结
习题
8 数/模和模/数转换
8.1 D/A转换器
8.1.1 权电阻网络D/A转换器
8.1.2 倒T型电阻网络D/A转换器
8.1.3 权电流型D/A转换器
8.1.4 D/A转换器的输出方式
8.1.5 D/A转换器的主要技术参数
8.2 A/D转换器
8.2.1 采样、保持、量化及编码
8.2.2 并联比较型A/D转换器
8.2.3 反馈比较型A/D转换器
8.2.4 双积分式A/D转换器
8.2.5 A/D转换器的主要技术参数
第8章小结
习题
附录
附录A 半导体集成电路型号命名法(根据国家标准GB3420-82)
附录B 常用CMOS门电路的型号、参数及外部引线排列图
附录C 常用TTL门电路的型号、参数及外部引线排列图
附录D 集成触发器的主要性能参数
附录E 四位双向移位寄存器Tll94、T3194、T4194的主要性能参数
附录F 同步十六进制计数器T1161、T4161和同步十进制计数器T1160、T4160的主要性能参数
附录G 555定时器的性能参数
附录H PAL器件的型号命名法和逻辑符号
附录I GAL器件型号命名法
参考文献
1.1 数制和码制
1.1.1 常用数制及其相互转换
1.1.2 码制
1.2 逻辑代数基础
1.2.1 逻辑代数的3种基本运算
1.2.2 逻辑代数的公式和基本法则
1.2.3 逻辑代数的基本规则
1.3 逻辑函数的化简
1.3.1 逻辑函数的最简形式
1.3.2 逻辑函数的公式化简法
1.3.3 用卡诺图化简逻辑函数
1.4 具有无关项的逻辑函数及其化简方法
第1章小结
习题
2 逻辑门电路
2.1 分立元件门电路
2.1.1 半导体二极管和三极管的开关特性
2.1.2 分立元件门电路
2.2 CMOS集成门电路
2.2.1 CMOS反相器
2.2.2 CMOS与非门和或非门
2.2.3 CMOS传输门和双向模拟开关
2.2.4 CMOS三态门
2.2.5 CMOS异或门
2.2.6 CMOS电路的系列产品和使用方法
2.3 TTL集成门电路
2.3.1 TTL反相器
2.3.2 TTL与非门和集电极开路门(OC门)
2.3.3 TTL电路的改进系列及其他双极性门电路
2.4 CMOS和TTL门电路的性能比较及相互连接
2.4.1 CMOS和TTL门电路的性能比较
2.4.2 CMOS和TTL门电路的连接
第2章小结
习题
3 组合逻辑电路
3.1 组合电路的分析方法和设计方法
3.1.1 组合电路的分析方法
3.1.2 组合逻辑电路的一般设计方法
3.2 编码器和译码器
3.2.1 编码器
3.2.2 译码器
3.3 数据选择器
3.4 加法器和数值比较器
3.4.1 加法器
3.4.2 数值比较器
3.5 用中规模集成电路实现组合电路的设计
3.5.1 数据选择器的应用
3.5.2 译码器的应用
3.5.3 全加器的应用
3.6 组合逻辑电路中的竞争冒险现象
第3章小结
习题
4 集成触发器
4.1 基本RS触发器
4.1.1 用门电路构成的基本RS触发器
4.1.2 集成基本RS触发器
4.2 时钟触发器
4.2.1 脉冲触发的时钟触发器
4.2.2 边沿触发的时钟触发器
4.3 触发器逻辑功能的分类
4.3.1 RS触发器的逻辑功能及其表示方法
4.3.2 JK触发器的逻辑功能及其表示方法
4.3.3 D触发器的逻辑功能及其表示方法
4.3.4 T触发器的逻辑功能及其表示方法
4.3.5 触发器逻辑功能的转换
4.4 触发器的选择和使用
第4章小结
习题
5 时序逻辑电路
5.1 时序电路的分析
5.2 寄存器和移位寄存器
5.2.1 寄存器
5.2.2 移位寄存器
5.2.3 移位寄存器的应用举例
5.3 计数器
5.3.1 N步二进制计数器
5.3.2 N步十进制计数器
5.3.3 异步计数器
5.3.4 用MSI构成任意进制计数器
5.4 时序逻辑电路的设计方法
5.4.1 用SSI实现同步时序逻辑电路
5.4.2 MSI构成时序逻辑电路实例
第5章小结
习题
6 脉冲信号的产生与整形
6.1 脉冲信号
6.2 单稳态触发器
6.2.1 微分型单稳态触发器
6.2.2 积分型单稳态触发器
6.2.3 集成单稳态触发器
6.2.4 单稳态触发器的应用
6.3 多谐振荡器
6.3.1 用门电路组成的多谐振荡器
6.3.2 石英晶体多谐振荡器
6.3.3 环形振荡器
6.4 施密特触发器
6.4.1 施密特触发器的工作原理
6.4.2 施密特触发器的应用
6.5 555定时器
6.5.1 555定时器的结构与功能
6.5.2 555定时器的应用
第6章小结
习题
7 大规模集成电路
7.1 随机存取存储器(RAM)
7.1.1 RAM的结构与工作原理
7.1.2 RAM的扩展
7.2 只读存储器(ROM)
7.2.1 固定ROM
7.2.2 PROM和EPROM
7.2.3 用ROM实现组合逻辑函数
7.3 顺序存储器(SAM)
7.4 半定制集成电路
7.5 可编程逻辑器件(PLD)
7.5.1 PLD电路表示法
7.5.2 可编程逻辑阵列(PLA)
7.5.3 可编程阵列逻辑(PAL)
7.5.4 通用阵列逻辑(GAL)
7.5.5 PLD器件的开发工具
第7章小结
习题
8 数/模和模/数转换
8.1 D/A转换器
8.1.1 权电阻网络D/A转换器
8.1.2 倒T型电阻网络D/A转换器
8.1.3 权电流型D/A转换器
8.1.4 D/A转换器的输出方式
8.1.5 D/A转换器的主要技术参数
8.2 A/D转换器
8.2.1 采样、保持、量化及编码
8.2.2 并联比较型A/D转换器
8.2.3 反馈比较型A/D转换器
8.2.4 双积分式A/D转换器
8.2.5 A/D转换器的主要技术参数
第8章小结
习题
附录
附录A 半导体集成电路型号命名法(根据国家标准GB3420-82)
附录B 常用CMOS门电路的型号、参数及外部引线排列图
附录C 常用TTL门电路的型号、参数及外部引线排列图
附录D 集成触发器的主要性能参数
附录E 四位双向移位寄存器Tll94、T3194、T4194的主要性能参数
附录F 同步十六进制计数器T1161、T4161和同步十进制计数器T1160、T4160的主要性能参数
附录G 555定时器的性能参数
附录H PAL器件的型号命名法和逻辑符号
附录I GAL器件型号命名法
参考文献
数字电路[电子资源.图书]
光盘服务联系方式: 020-38250260 客服QQ:4006604884
云图客服:
用户发送的提问,这种方式就需要有位在线客服来回答用户的问题,这种 就属于对话式的,问题是这种提问是否需要用户登录才能提问
Video Player
×
Audio Player
×
pdf Player
×