微信扫一扫,移动浏览光盘
简介
《数字电路设计及verilog hdl实现》结合现代数字系统设计技术的发展,从教学和实际应用的角度出发,在系统地介绍数字电路分析和设计基本理论、基本方法的基础上,着重分析和说明采用verilog hdl进行数字系统设计和实现的方法。《数字电路设计及verilog hdl实现》主要内容涉及数字系统设计概述、数字技术基础、verilog基本语法、组合逻辑电路的分析和设计、时序逻辑电路的分析和设计、可编程逻辑器件原理、verilog hdl综合设计实例、quartusⅱ开发平台简介等,并将verilog hdl的介绍渗透于各个章节。
《数字电路设计及verilog hdl实现》在内容上由浅人深,实用性强,既可以作为高等院校通信与电子类专业本科生的教材,也可以作为从事各类电子系统设计的科研人员和硬件工程师的应用参考书。
目录
《数字电路设计及verilog hdl实现》
第1章 数字系统设计概述
1.1 数字系统的基本概念
1.2 数字系统的设计方法
1.2.1 三类常用芯片
1.2.2 数字系统的设计过程
1.3 eda技术基础
1.3.1 硬件描述语言hdl
1.3.2 eda软件开发工具
1.3.3 eda芯片的设计开发流程
习题
第2章 数字技术基础
2.1 数制与编码
2.1.1 进位计数制
2.1.2 数制转换
2.1.3 几种常用的编码
2.2 逻辑代数
2.2.1 基本逻辑运算
2.2.2 复合逻辑运算
2.2.3 逻辑函数
.2.2.4 逻辑代数的基本定律、公式和规则
2.2.5 逻辑函数的标准形式
2.3 逻辑函数的化简
2.3.1 代数法化简逻辑函数
2.3.2 卡诺图法(图解法)化简逻辑函数
2.3.3 含有任意项的逻辑函数化简
2.4 逻辑门电路
2.4.1 概述
2.4.2 ttl集成逻辑门
2.4.3 cmos电路
习题
第3章 verilog hdl的基本语法
3.1 verilog hdl程序的基本结构
3.1.1 模块端口定义
3.1.2 模块内容
3.2 verilog hdl的数据类型
3.2.1 常量
3.2.2 变量
3.3 verilog hdl的运算符
3.4 verilog hdl的基本语句
3.4.1 赋值语句
3.4.2 条件语句
3.4.3 循环语句
3.4.4 结构声明语句
3.4.5 编译预处理语句
3.5 模块化程序设计
习题
第4章 组合逻辑电路
4.1 组合逻辑电路概述
4.2 组合逻辑电路分析
4.2.1 组合逻辑电路分析方法
4.2.2 简单组合逻辑电路分析举例
4.3 组合逻辑电路设计
4.3.1 用中小规模集成电路设计组合逻辑电路
4.3.2 用verilog hdl设计组合逻辑电路的方法
4.3.3 组合逻辑电路设计举例
4.4 常用组合逻辑电路
4.4.1 加法器
4.4.2 编码器
4.4.3 译码器
4.4.4 数据选择器和数据分配器
4.4.5 数值比较器
4.4.6 奇偶产生/校验电路
4.5 组合电路中的竞争与险象
4.5.1 竞争与险象的概念
4.5.2 险象分类
4.5.3 险象的判别
4.5.4 险象的消除
习题
第5章 时序逻辑电路
5.1 概述
5.1.1 时序逻辑电路的特点
5.1.2 时序逻辑电路的分类
5.2 集成触发器
5.2.1 触发器的工作原理
5.2.2 常用触发器
5.2.3 各种类型触发器的相互转换
5.3 时序逻辑电路分析
5.3.1 同步时序逻辑电路分析
5.3.2 异步时序逻辑电路分析
5.4 时序逻辑电路的设计方法
5.4.1 同步时序逻辑电路的传统设计方法
5.4.2 异步时序逻辑电路的传统设计方法
5.4.3 用verilog hdl描述时序逻辑电路
5.5 常用时序电路及其应用
5.5.1 计数器
5.5.2 寄存器
习题
第6章 可编程逻辑器件
6.1 概述
6.1.1 可编程逻辑器件的概念
6.1.2 可编程逻辑器件的发展历程
6.1.3 可编程逻辑器件的分类
6.2 pld的编程元件
6.2.1 熔丝型开关
6.2.2 浮栅型编程元件
6.2.3 sram编程元件
6.3 简单pld的原理与结构
6.3.1 pld的阵列图符号
6.3.2 可编程逻辑阵列pla
6.3.3 可编程阵列逻辑pal
6.3.4 通用阵列逻辑gal
6.4 复杂可编程逻辑器件cpld
6.4.1 cpld的原理与结构
6.4.2 cpld器件实例
6.5 现场可编程门阵列fpga
6.5.1 fpga的原理与结构
6.5.2 fpga器件实例
6.6 cpld和fpga的编程
6.6.1 在系统可编程技术
6.6.2 jtag边界扫描测试技术
习题
第7章 verilog综合设计实例
7.1 分频器的设计
7.1.1 偶数分频器
7.1.2 奇数分频器
7.1.3 半整数分频器
7.2 乐曲播放器
7.2.1 时钟信号发生器模块
7.2.2 音频产生器模块
7.2.3 乐曲存储模块
7.2.4 乐曲控制模块
7.2.5 乐曲播放器顶层模块
7.3 电子表
7.3.1 时钟调校及计时模块
7.3.2 整数分频模块
7.3.3 时钟信号选择模块
7.3.4 七段显示模块
7.3.5 顶层模块的实现
7.4 vga控制器
7.4.1 vga显示原理
7.4.2 vga控制信号发生器
7.4.3 像素点rgb数据输出模块
7.4.4 顶层模块的设计与实现
7.4.5 rgb模拟信号的产生
7.5 简单模型机设计
7.5.1 指令系统设计
7.5.2 数据通路设计
7.5.3 系统各功能模块设计
7.5.4 指令时序设计
7.5.5 控制器设计
习题
第8章 quartusⅱ开发平台简介
8.1 quartusⅱ开发环境的建立
8.1.1 软件的安装
8.1.2 驱动程序安装
8.2 quartusⅱ设计流程与步骤
8.2.1 创建工程
8.2.2 设计输入
8.2.3 编译设计文件
8.2.4 仿真
8.2.5 引脚分配
8.2.6 下载验证
8.2.7 对配置器件编程
习题
参考文献
第1章 数字系统设计概述
1.1 数字系统的基本概念
1.2 数字系统的设计方法
1.2.1 三类常用芯片
1.2.2 数字系统的设计过程
1.3 eda技术基础
1.3.1 硬件描述语言hdl
1.3.2 eda软件开发工具
1.3.3 eda芯片的设计开发流程
习题
第2章 数字技术基础
2.1 数制与编码
2.1.1 进位计数制
2.1.2 数制转换
2.1.3 几种常用的编码
2.2 逻辑代数
2.2.1 基本逻辑运算
2.2.2 复合逻辑运算
2.2.3 逻辑函数
.2.2.4 逻辑代数的基本定律、公式和规则
2.2.5 逻辑函数的标准形式
2.3 逻辑函数的化简
2.3.1 代数法化简逻辑函数
2.3.2 卡诺图法(图解法)化简逻辑函数
2.3.3 含有任意项的逻辑函数化简
2.4 逻辑门电路
2.4.1 概述
2.4.2 ttl集成逻辑门
2.4.3 cmos电路
习题
第3章 verilog hdl的基本语法
3.1 verilog hdl程序的基本结构
3.1.1 模块端口定义
3.1.2 模块内容
3.2 verilog hdl的数据类型
3.2.1 常量
3.2.2 变量
3.3 verilog hdl的运算符
3.4 verilog hdl的基本语句
3.4.1 赋值语句
3.4.2 条件语句
3.4.3 循环语句
3.4.4 结构声明语句
3.4.5 编译预处理语句
3.5 模块化程序设计
习题
第4章 组合逻辑电路
4.1 组合逻辑电路概述
4.2 组合逻辑电路分析
4.2.1 组合逻辑电路分析方法
4.2.2 简单组合逻辑电路分析举例
4.3 组合逻辑电路设计
4.3.1 用中小规模集成电路设计组合逻辑电路
4.3.2 用verilog hdl设计组合逻辑电路的方法
4.3.3 组合逻辑电路设计举例
4.4 常用组合逻辑电路
4.4.1 加法器
4.4.2 编码器
4.4.3 译码器
4.4.4 数据选择器和数据分配器
4.4.5 数值比较器
4.4.6 奇偶产生/校验电路
4.5 组合电路中的竞争与险象
4.5.1 竞争与险象的概念
4.5.2 险象分类
4.5.3 险象的判别
4.5.4 险象的消除
习题
第5章 时序逻辑电路
5.1 概述
5.1.1 时序逻辑电路的特点
5.1.2 时序逻辑电路的分类
5.2 集成触发器
5.2.1 触发器的工作原理
5.2.2 常用触发器
5.2.3 各种类型触发器的相互转换
5.3 时序逻辑电路分析
5.3.1 同步时序逻辑电路分析
5.3.2 异步时序逻辑电路分析
5.4 时序逻辑电路的设计方法
5.4.1 同步时序逻辑电路的传统设计方法
5.4.2 异步时序逻辑电路的传统设计方法
5.4.3 用verilog hdl描述时序逻辑电路
5.5 常用时序电路及其应用
5.5.1 计数器
5.5.2 寄存器
习题
第6章 可编程逻辑器件
6.1 概述
6.1.1 可编程逻辑器件的概念
6.1.2 可编程逻辑器件的发展历程
6.1.3 可编程逻辑器件的分类
6.2 pld的编程元件
6.2.1 熔丝型开关
6.2.2 浮栅型编程元件
6.2.3 sram编程元件
6.3 简单pld的原理与结构
6.3.1 pld的阵列图符号
6.3.2 可编程逻辑阵列pla
6.3.3 可编程阵列逻辑pal
6.3.4 通用阵列逻辑gal
6.4 复杂可编程逻辑器件cpld
6.4.1 cpld的原理与结构
6.4.2 cpld器件实例
6.5 现场可编程门阵列fpga
6.5.1 fpga的原理与结构
6.5.2 fpga器件实例
6.6 cpld和fpga的编程
6.6.1 在系统可编程技术
6.6.2 jtag边界扫描测试技术
习题
第7章 verilog综合设计实例
7.1 分频器的设计
7.1.1 偶数分频器
7.1.2 奇数分频器
7.1.3 半整数分频器
7.2 乐曲播放器
7.2.1 时钟信号发生器模块
7.2.2 音频产生器模块
7.2.3 乐曲存储模块
7.2.4 乐曲控制模块
7.2.5 乐曲播放器顶层模块
7.3 电子表
7.3.1 时钟调校及计时模块
7.3.2 整数分频模块
7.3.3 时钟信号选择模块
7.3.4 七段显示模块
7.3.5 顶层模块的实现
7.4 vga控制器
7.4.1 vga显示原理
7.4.2 vga控制信号发生器
7.4.3 像素点rgb数据输出模块
7.4.4 顶层模块的设计与实现
7.4.5 rgb模拟信号的产生
7.5 简单模型机设计
7.5.1 指令系统设计
7.5.2 数据通路设计
7.5.3 系统各功能模块设计
7.5.4 指令时序设计
7.5.5 控制器设计
习题
第8章 quartusⅱ开发平台简介
8.1 quartusⅱ开发环境的建立
8.1.1 软件的安装
8.1.2 驱动程序安装
8.2 quartusⅱ设计流程与步骤
8.2.1 创建工程
8.2.2 设计输入
8.2.3 编译设计文件
8.2.4 仿真
8.2.5 引脚分配
8.2.6 下载验证
8.2.7 对配置器件编程
习题
参考文献
数字电路设计及Verilog HDL实现
光盘服务联系方式: 020-38250260 客服QQ:4006604884
云图客服:
用户发送的提问,这种方式就需要有位在线客服来回答用户的问题,这种 就属于对话式的,问题是这种提问是否需要用户登录才能提问
Video Player
×
Audio Player
×
pdf Player
×